Skip to content

Instantly share code, notes, and snippets.

Show Gist options
  • Star 0 You must be signed in to star a gist
  • Fork 0 You must be signed in to fork a gist
  • Save anonymous/29f13c90c89e219b98af56bffea9abba to your computer and use it in GitHub Desktop.
Save anonymous/29f13c90c89e219b98af56bffea9abba to your computer and use it in GitHub Desktop.
Последовательно параллельный регистр схема и принцип действия

Последовательно параллельный регистр схема и принцип действия - Регистры параллельного действия


Последовательно параллельный регистр схема и принцип действия



Параллельно-последовательные и реверсивные регистры.
Регистры. Принцип действия, область применения. Типовые интегральные схемы регистров.
Реферат: Однофазные параллельные регистры двухтактного действия и однотактного действия. Парафазные параллельные регистры, сдвигающие регистры
Исследование регистров
Сдвигающие (последовательные) регистры
Цифровая электроника













В параллельно-последовательных регистрах рис. Они позволяют осуществлять запись информации как в последовательном, так и параллельном коде, в связи с чем могут быть использованы для преобразования кодов из последовательного в параллельный и обратно. Эти регистры допускают однотактный и многотактный принципы построения. Для преобразования последовательного кода в параллельный серией тактовых импульсов в регистр записывается информация число последовательного кода. Выходы разрядов регистра при этом представляют ту же информацию в параллельном коде. Для обратного преобразования информация в регистр вводится по входам параллельного кода. Посредством серии тактовых импульсов с выхода последнего разряда регистра информация считывается в последовательном коде. Реверсивные регистры предназначены для осуществления сдвига кода числа в сторону как старшего, так и младшего разрядов. Регистр содержит связи последовательной передачи информации в направлении от младших разрядов к старшим, а также от старших разрядов к младшим. Прямой или обратный сдвиг кода осуществляют управляющим сигналом, вводящим в действие либо прямую, либо обратную связи между разрядами. Существует два вида коммутаторов: Мультиплексор — коммутатор с одного из нескольких информационных входов на единственный выход. Выбор того или иного входа определяется кодом, устанавливаемым на адресных входах мультиплексора. Это позволяет при смене кодов передавать на выход цифровую информацию то с одного, то с другого входного канала. Распределитель — это устройство, передающее импульс, поступивший на его вход, на один из выходов в зависимости от управляющего сигнала, заданного двоичным кодом. Распределитель — коммутатор единственного информационного входа на один из нескольких выходов. Выбор того или иного выхода определяете кодом на адресных входах распределителя. Таким образом, распределитель решает задачу, обратную мультиплексору: Распределитель выполняется на основе дешифратора рис. Управляющий сигнал УС в виде параллельного двоичного кода подается на входы дешифратора, выходы которого соединены со средними входами конъюнкторов, составляющих выходную часть схемы. На верхние входы конъюнкторов поступает входной импульс, который пройдет лишь через тот конъюнктор, на который от дешифратора подается разрешающий единичный сигнал. Пусть, например, единичный сигнал поддерживается на выходе 0 дешифратора. Тогда импульсы линии х будут передаваться через верхний конъюнктор на выход у 1. Если управляющий код изменится, и единичный сигнал появится, например, на выходе 7 дешифратора, то входные импульсы х будут передаваться через нижний конъюнктор на выход 8 распределителя. Такой распределитель может быть выполнен синхронным. Для этого могут быть использованы либо входы С и EN дешифратора, либо третьи на рис. Мультиплексор — это устройство, подключающее единственный выходной канал к одному из входов в зависимости от управляющего сигнала, заданного двоичным кодом. Мультиплексор решает задачу, обратную распределителю. Иными словами, мультиплексор позволяет производить прием сигналов с различных направлений. Разрядность n управляющего сигнала определяет количество входов 2 n , с которых мультиплексор позволяет осуществлять прием информации. Управляющий сигнал, распознаваемый дешифратором, формирует единичный сигнал на одном из его выходов, который, поступая на нижний вход одной из схем И, пропускает на выход у через дизъюнктор ИЛИ импульсы с той входной линии, которая подключена к верхнему входу данной схемы И. Мультиплексор может быть синхронизирован подачей на конъюнкторы синхроимпульсов, как показано пунктиром на рис. Условное обозначение мультиплексора на восемь входов приведено на рис. Основным действием над двоичными числами является сложение. Оно используется само по себе, в операциях вычитания, а также составляет основу умножения и деления чисел. Многоразрядные сумматоры организуются на одноразрядных, суммирующих одноименные разряды чисел. По принципу обработки разрядов чисел различают последовательные и параллельные сумматоры. В последовательных сумматорах сложение чисел осуществляется поразрядно, последовательно; в параллельных — все разряды обрабатываются одновременно, параллельно. Классификация сумматоров, описанных в данной главе, приведена на рис. Сложение одноразрядных двоичных чисел осуществляется по следующим правилам сложения чисел в двоичной системе. В таблице истинности табл. По таблице можно установить следующие логические выражения, связывающие выходы S цифра в данном разряде и Р единица переноса в следующий разряд с входами А и B:. По этим выражениям может быть синтезирован полусумматор — устройство, реализующее сложение двух одноразрядных чисел. В соответствии с выражениями 4. Для ее минимизации прибавим к функции S слагаемые и , каждое из которых равно 0. По теореме де Моргана. В нее входит на два элемента меньше, чем в схему, составленную непосредственно по выражениям 4. Условное изображение полусумматора приведено на рис. Полусумматор не имеет входа, на который можно было бы передавать перенос с предыдущего разряда, поэтому его можно использовать только для суммирования младших разрядов чисел. Суммирование одноименных разрядов многоразрядных чисел может осуществляться параллельно и: Сумматор параллельного действия рис. Ввод слагаемых чисел и вывод результата осуществляется всеми разрядами одновременно в параллельной форме. Перенос с выхода сумматора одного разряда передается на вход переноса сумматора следующего разряда. Поэтому быстродействие сумматора определяется временем распространения сигнала переноса вдоль цепи одноразрядных сумматоров. Для повышения быстродействия используют, в частности, параллельное формирование переносов в специальном блоке ускоренного переноса. Условное изображение многоразрядного сумматора приведено на рис. При последовательном суммировании каждое число представляется в последовательной форме, и одноименные разряды чисел, начиная с младших, синхронно вводятся в полный одноразрядный сумматор. По тактовым импульсам ТИ рис. С выхода Р сигнал переноса запоминается в триггере и задерживается на входе Р 0 до поступления следующей пары разрядов, с которой он складывается. Затем новый сигнал переноса заносится в триггер. Достоинством сумматора последовательного действия является простота схемы, а недостатком — сравнительно низкое быстродействие. Цифровой компаратор предназначен для сравнения двух двоичных чисел компарировать — сравнивать. Он имеет две группы входов. На одну из них поступают разряды первого числа А, на другую группу — разряды второго числа В. Для сравнения многоразрядных чисел они дополняются элементами других типов. Цифровой компаратор можно использовать, например, в системах автоматического контроля и регулирования. При этом число А является параметром некоторого процесса, а число В — порогом уставкой , которого в соответствии с условиями задачи этот параметр не должен превосходить или опускаться ниже его. Наряду с цифровыми существуют и аналоговые компараторы. На соответствующем выходе появляется лог. Аналогично заполняются другие строки таблицы. По правилам алгебры логики из табл. Если значения а и b таковы, что правые части функций равны 1, то соотношения, указанные в индексах левых частей, выполняются. Если правые части функций равны 0, то соотношения между а и в противоположны указанным. Аналогичные входы служат для наращивания разрядности компараторов. Результат сравнения младших разрядов отражается на выходах компаратора К 1: Компаратор К 2 воспринимает этот результат как единую пару младших разрядов, с учетом которой формируется окончательный результат сравнения. Подобным образом можно осуществлять дальнейшее наращивание разрядности. Указанные потенциалы на входах компаратора К 1 младших разрядов обеспечивают правильное функционирование многокаскадного компаратора на данных микросхемах. Расскажите об устройстве и принципе действия параллельного регистра. Приведите его условное графическое изображение. Расскажите об устройстве и принципе действия последовательного регистра. Расскажите об устройстве и принципе действия параллельно-последовательного и реверсивного регистра. Расскажите об устройстве и принципе действия распределителя и мультиплексора. Приведите условное графическое изображение мультиплексора. Расскажите об устройстве и принципе действия одноразрядного и много разрядного компараторов. Кроме параллельного соединения триггеров для построения регистров используются последовательное соединение этих элементов. Астрономия Биология География Другие языки Интернет Информатика История Культура Литература Логика Математика Медицина Механика Охрана труда Педагогика Политика Право Психология Религия Риторика Социология Спорт Строительство Технология Транспорт Физика Философия Финансы Химия Экология Экономика Электроника. Параллельно-последовательные и реверсивные регистры.


Решение задач кинематика 9 класс
Суп ч фрикадельками
Приказ казначейства россии от 29.10 2014 16н
Где живет филиппин из бро
Пути совершенствования управления организацией
Статья 61 уголовного кодекса рф
Sign up for free to join this conversation on GitHub. Already have an account? Sign in to comment