Skip to content

Instantly share code, notes, and snippets.

@KA2107
Last active March 22, 2021 16:34
Show Gist options
  • Star 0 You must be signed in to star a gist
  • Fork 0 You must be signed in to fork a gist
  • Save KA2107/0ac4894bdc25f3accaf36e6e4f2d48fb to your computer and use it in GitHub Desktop.
Save KA2107/0ac4894bdc25f3accaf36e6e4f2d48fb to your computer and use it in GitHub Desktop.
## cat /etc/openwrt_release
DISTRIB_ID='OpenWrt'
DISTRIB_RELEASE='21.02-SNAPSHOT'
DISTRIB_REVISION='r15915-31bca5f256'
DISTRIB_TARGET='ipq806x/generic'
DISTRIB_ARCH='arm_cortex-a15_neon-vfpv4'
DISTRIB_DESCRIPTION='OpenWrt 21.02-SNAPSHOT r15915-31bca5f256'
DISTRIB_TAINTS=''
## cat /sys/devices/system/cpu/cpufreq/policy0/scaling_governor
ondemand
## cat /sys/devices/system/cpu/cpufreq/policy1/scaling_governor
ondemand
## cat /sys/kernel/debug/regulator/regulator_summary
## Idle
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1150mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1150mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
## During Speed Test - Total Bandwidth = 400 Mbps Download, 20 Mbps Upload
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 925mV 0mA 775mV 1275mV
cpu0 0 0mA 925mV 925mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1100mV 0mA 1050mV 1150mV
cpu1 0 0mA 1100mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 925mV 0mA 775mV 1275mV
cpu0 0 0mA 925mV 925mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
## Idle after Speed Test
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1150mV 0mA 1050mV 1150mV
cpu1 0 0mA 1150mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1150mV 0mA 1050mV 1150mV
cpu1 0 0mA 1150mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 925mV 0mA 775mV 1275mV
cpu0 0 0mA 925mV 925mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1150mV 0mA 1050mV 1150mV
cpu1 0 0mA 1150mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
regulator use open bypass opmode voltage current min max
---------------------------------------------------------------------------------------
regulator-dummy 10 13 0 unknown 0mV 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
29000000.sata 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b700000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
1b500000.pci 1 0mA 0mV 0mV
s1a 0 2 0 unknown 1150mV 0mA 1050mV 1150mV
cpu1 0 0mA 1150mV 1150mV
cpu0 0 0mA 1100mV 1150mV
s1b 0 0 0 unknown 1050mV 0mA 1050mV 1150mV
s2a 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu0 0 0mA 900mV 900mV
s2b 0 1 0 unknown 900mV 0mA 775mV 1275mV
cpu1 0 0mA 900mV 900mV
SDCC Power 1 0 0 unknown 3300mV 0mA 3300mV 3300mV
Sign up for free to join this conversation on GitHub. Already have an account? Sign in to comment